SISTEMAS ANALOGICOS DIGITAIS

download SISTEMAS ANALOGICOS DIGITAIS

of 26

Transcript of SISTEMAS ANALOGICOS DIGITAIS

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    1/26

    Considere a tabela-verdade de um circuito somador de 2 bits completo:

    A equao booleana das sadas Soma e Carry Out so dadas, respectivamente, por:

    A

    B

    C

    D

    E

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    2/26

    No circuito combinacional da figura, os sinais A, B, C e D so variveis booleanas. Uma expresso correta e simplificada para o sinalde sada D :

    A AC + ABC/

    B A/B + ABC/

    C AB + AC + ABC/

    D A/B +A/C + ABC/

    E A/B + BC/ + AC

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    3/26

    No circuito combinacional mostrado na figura abaixo,x2x1x0 representa uma palavra X (x2 sendo o dgito mais significativo)e y2 y1y0 representa uma palavra Y (y2 sendo o dgito mais significativo).

    Quando X igual a Y, a sada z igual a 1 (um) e, quando X diferente de Y, a sada z igual a 0 (zero). A expresso querepresenta a sada z , em funo das variveis de entrada, :

    A

    B

    C

    D

    E nenhuma das expresses anteriores

    O circuito da figura representa um comparador de magnitude de apenas 1 bit. Suas sadas S1, S2 e S3, respectivamente, signifi cam:

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    4/26

    A A dif B, A < B e A > B

    B A dif B, A > B e A < B

    C A = B, A > B e A < B

    D A = B, A < B e A > B

    E A dif B, A = B e A < B

    A figura ilustra um decodificador com 3 entradas e 8 sadas, onde o sinal de entrada E3 representa o bit mais significativo. Aexpresso lgica de S implementada pelo circuito digital :

    A A/ B C/ + A B/ C + A B C/ + D

    B A/ B C/ + AC + D

    C A/ B C/ + A B/ + D

    D (AC)/ + A B/ C + D

    E A/ B C/ + A B/

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    5/26

    Analisando a pinagem do Circuito IntegradoCI, mostrado na figura acima, conclui-se que se trata, tipicamente, de um:

    A acumulador.

    B somador.

    C subtrator.

    D diferenciador.

    E integrador.

    A figura ilustra um decodificador com trs entradas e oito sadas, onde o sinal de entrada E3 representa o bit mais significativo. Aexpresso lgica de S, implementada pelo circuito digital, :

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    6/26

    A S = A B C/ + B/ C/

    B S = A B C/ + A/ B/ C/ + ABC

    C S = B/ C/ + ABC

    D S = A C/ + A/ B/ C

    ES = A B C/ + A/ B/ C/ + A/ B C

    A figura mostra um dispositivo eletrnico, cuja funo lgica acender os LEDs marcados de a a g, compondo os sete segmentosque geram os algarismos de 0 a 9, da forma mostrada no teclado. As variveis lgicas do circuito so A, B, C e D, sendo que A o bit mais significativo. A expresso booleana para acender o segmento e :

    A A/ B C/ + A/ C/ D

    B A B/ D + B/ C/ D

    C A/ C D + A/ B/ D

    D B C D + A/ C/ D

    E B/ C/ D/ + A/ C D/

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    7/26

    Sabendo-se que Y = 1 e QB = QA = 0, o prximo estado QB QA e a prxima sada Z so, respectivamente:

    A 11 e 0

    B 11 e 1

    C 00 e 0

    D 00 e 1

    E 10 e 0

    O circuito seqencial acima gera uma seqncia com quatro estados possveis. As transies do circuito ocorrero todas s vezes emque ocorrer uma borda de descida do sinal de clock. Quanto a esse circuito, julgue os itens a seguir:

    A seqncia peridica realizada pelos bits Q1Q0 :

    A 00 1011 01 00 10 11 01 ...

    B 00 1110 01 00 11 10 01 ...

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    8/26

    C 00 0110 11 00 0110 11...

    D 00 1001 11 00 10 01 11 ...

    E nenhuma das seqncias anteriores

    Qual das alternativas a seguir falsa com relao a construo de um contador de 0 a 59 ?

    A Contador assncrono de 0 a N onde N igual a 59

    B Dois contadores assncronos, sendo o primeiro um contador de dcada e o segundo de 0 a 5, interligados em cascata

    C Contador sncrono que execute a seqncia de 0 a 59

    D Dois contadores sncronos, um de dcada e um de 0 a 5

    E Dois contadores em anel em srie

    A adaptao no flip-flop RS, ilustrado na figura, permite transform-lo em um flip-flop:

    A RS Mestre-Escravo.

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    9/26

    B RS com clear.

    C tipo JK.

    D tipo T.

    E tipo D.

    Dado o circuito flip-flop acima, considerando o sinal de Ck = 0, determine a sada Q para os valores de X e Y = 0.

    A Qa

    B 0

    C 1

    DQa/

    E Irrelevante

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    10/26

    O circuito da figura a seguir formado por quatro flip-Flops tipo JK, assinale a alternativa que descreve CORRETAMENTE estecircuito.

    A O circuito um registrador paralelo.

    BO circuito um contador assncrono.

    C O circuito um contador sncrono.

    D O circuito um registrador srie.

    E O circuito um decodificador.

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    11/26

    Os valores da sada normal Q do flip-flop RS correspondentes aos pulsos a, b, c, d, e, f, g, h so respectivamente:

    A 0 0 0 1 1 0 0 0;

    B 0 1 0 1 0 1 0 1;

    C1 0 1 0 1 0 1 0;

    D 1 1 0 0 0 0 1 1;

    E 1 1 1 0 0 1 1 1.

    Levando-se em considerao a aplicao do Flip-Flop RS na construo de mquinas seqenciais. Podemos afirmar que:

    A se S = 1, ento Q = 1.

    B se R = 1 e S = 1, ento Q indeterminado.

    C na transio de SR = 11 para SR = 10, Q indeterminado.

    D na transio de SR = 11 para SR = 00, Q indeterminado.

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    12/26

    E na transio de SR = 00 para SR = 11, Q indeterminado.

    A figura ilustra um multiplexer com 4 entradas e uma sada, onde S1 representa o bit de comando mais significativo.

    A expresso lgica de Y implementada por este circuito digital :

    A A/ B D/ + A B D E + A B/ E

    B A/ B/ D/ + A/ B D E + A B/ E

    C A/ B/ D + A/ B D E + A B/

    D A/ B/ E + A/ B D + A B/ D

    E A/ B/ E/ + A/ B E + A B D

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    13/26

    Considere o circuito lgico do multiplexador da figura abaixo:

    Uma expresso vlida para a funo lgica de sada implementada por esse multiplexador :

    A C+AB

    B AC+B+AB

    C C+A+AB

    D C+A

    E C+A+ABC

    Qual dos conversores D/A a seguir, possui como desvantagem, apresentar um baixo valor de tenso de sada ?

    A Conversor D/A com resistores de ponderao

    B Conversor D/A com resistores de ponderao com A.O.

    C Conversor D/A com chave seletora digital

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    14/26

    D Conversor D/A com rede R2R

    E Conversor D/A com rede R2R com A.O.

    Um engenheiro analisa o circuito lgico apresentado na figura a seguir e o define como sendo um circuito:

    A decodificador.

    B demultiplexador.

    C codificador de prioridades.

    D buffer.

    E multiplexador.

    Deseja-se digitalizar o sinal v(t) = 5sen(10t), t >= 0. Para que o erro de quantizao da converso analgico/digital no seja maior que0,16 Volts, o nmero mnimo de bits necessrios para digitalizar uma amostra do sinal v(t) :

    A 4

    B 5

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    15/26

    C 6

    D 7

    E 8

    Analisando a pinagem do Circuito Integrado mostrado no esquemtico acima, pode-se concluir que se trata, tipicamente, de um:

    A registrador de deslocamento.

    B registrador de dados.

    C contador binrio.

    D contador dcada.

    E contador Gray.

    Na converso de sinais analgicos em digitais, o circuito eletrnico integrado mais rpido o de:

    A Contador de dupla rampa.

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    16/26

    B Aproximao sucessiva.

    C Converso paralela ou flash-ADC.

    D Contador de rampa simples.

    E Aproximao sucessiva com AOAmplificador Operacional

    Em um sistema digital, deseja-se converter um sinal serial em um sinal paralelo de 8 bits. Para tal, deve-se utilizar um circuito dotipo:

    A Multiplexador.

    B Demultiplexador.

    C Registrador de deslocamento.

    D Contador em anel.

    E Conversor de cdigo.

    A representao de uma mquina de estado mostrada na tabela abaixo. vE uma varivel de entrada e X, Y e Z so variveis deestado. Na implementao dessa mquina, so usados dois flip-flops tipo D, denominados FF1 e FF0. A designao dos estados e a

    codificao utilizada no projeto so X = q1q0 = 00, Y = q1q0 = 01 e Z = q1q0 = 10, onde q1 representa o estado atual da sada Q1do flip-flop FF1 e q0 representa o estado atual da sada Q0 do flip-flop FF0.

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    17/26

    A entrada D1 do flip-flop FF1 e a entrada D0 do flip-flop FF0 que viabilizam a implementao dessa mquina de estadoso,respectivamente:

    A

    B

    C

    D

    E nenhuma das expresses anteriores

    O circuito a seguir implementa uma porta NAND. As referncias de tenses para os nveis lgicos 0 e 1 so, respectivamente, terra e

    +VCC.

    Convencionou-se ON para o estado de conduo do diodo ou saturao do transistor e OFF para o estado de corte doscomponentes. Quando a entrada digital A estiver em nvel 0 e a entrada B em 1, os diodos DA, DB e o transistor Q estaro,respectivamente, em:

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    18/26

    A ON, OFF e OFF

    B OFF, ON e OFF

    C ON, OFF e ON

    D ON, ON e OFF

    E OFF, ON e ON

    No esquema abaixo, h o circuito de um transmissor que utiliza Comunicao Digital em sua sada. Trata-se de um transmissor depresso com clula capacitiva e a variao do valor desta clula gera uma variao de freqncia no circuito oscilador, que convertida diretamente em sinal de comunicao digital, por meio de uma tcnica de codificao.

    Qual a vantagem de se utilizar diretamente esta converso?

    A Aproveitar as caractersticas de no-linearidade dos circuitos osciladores para converso de valores digitais.

    B Evitar as imprecises decorrentes das variaes de freqncia dos circuitos osciladores puramente analgicos.

    C Reduzir a interferncia trmica nos valores obtidos, caso fossem utilizados circuitos codificadores analgicos.

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    19/26

    DEliminar a complexidade de todo o circuito, atravs da substituio do circuito oscilador por um modulador/codificador, por exemplo, o PWM.

    EEvitar as imprecises de uma converso analgica para digital, causadas, principalmente, pelo Rudo deQuantizao.

    No esquema abaixo, h o circuito de um transmissor que utiliza Comunicao Digital em sua sada. Trata-se de um transmissor depresso com clula capacitiva e a variao do valor desta clula gera uma variao de freqncia no circuito oscilador, que convertida diretamente em sinal de comunicao digital, por meio de uma tcnica de codificao.

    O esquema do circuito de um transmissor de presso com clula capacitiva apresentado acima tem no seu conjunto sensor umamemria do tipo EEPROM. Esta memria se caracteriza por:

    Amtodo de escrita restrito, vindo de fbrica com sua escrita concluda, podendo ser apenas de leitura livre.

    B leitura livre e escrita somente aps o apagamento das informaes anteriores por um impulso eltrico.

    Cleitura livre e mtodo de escrita realizado apenas uma vez com a memria sem dados anteriores e sem poder apagaraps gravada.

    D leitura livre e escrita somente aps o apagamento das informaes anteriores por luz ultra-violeta direta.

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    20/26

    E leitura e escrita mltiplas e sem restries, ou seja, livres.

    Para construir um relgio digital necessria uma freqncia bsica (clock) bem controlada. Nos relgios digitais que funcionam combateria, a freqncia bsica obtida normalmente de um oscilador a cristal de quartzo. Relgios digitais que operam com tensoalternada (AC) da rede de energia eltrica podem usar a freqncia de 60 Hz da rede como freqncia bsica. Em ambos os casos, afreqncia bsica deve ser dividida para a freqncia de 1 Hz ou 1 pulso por segundo (pps).

    A figura abaixo apresenta o diagrama em blocos de um relgio digital que opera com 60 Hz.

    Da anlise do diagrama em blocos apresentado acima, conclui-se que a sada do contador de mdulo 6 da seo dos minutos temuma freqncia de:

    A

    120 Hz

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    21/26

    B3.500 pps

    C10 pulsos/hora

    D1 pulso/hora

    E1 pulso/minuto

    Os circuitos lgicos podem ser classificados como combinacionais ou seqenciais. Nos circuitos combinacionais, a sada umamera combinao lgica dos sinais de entrada. Nos circuitos seqenciais, a seqncia dos sinais de entrada influencia a sada.Em outras palavras, os circuitos seqenciais guardam uma memria do passado e os combinacionais, no. Identificando a LgicaCombinacional pela letra C e a Lgica Seqencial pela letra S, as lgicas utilizadas pelos telefones celulares, pelos cadeados comsegredo e pelo segredo de cofre seriam modeladas, respectivamente, como:

    AC - C - C

    BC - S - S

    CS - C - C

    DS - C - S

    ES - S - S

    Nos sistemas de aquisio de sinais analgicos que fazem a converso para o sistema digital, necessrio a utilizao de um circuitochamado Sample & Hold (S&H), quando o mesmo no estiver presente no circuito integrado de converso analgico-digital. O circuito S

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    22/26

    & H tem a funo de:

    A Memorizar o valor do sinal digital que ser convertido.

    B Memorizar o valor do sinal analgico no instante de aquisio do mesmo.

    C Garantir a eliminao das variaes do sinal analgico ocasionada por rudo branco.

    D Garantir a filtragem do sinal analgico para respeitar a freqncia de amostragem.

    E Eliminar as variaes do sinal analgico ocasionada por interferncias eletromagnticas

    O circuito eletrnico apresentado abaixo se utiliza de um amplificador operacional para implementar a estrutura de manipulao dossinais de entrada conhecida pelo nome de:

    ASomadora-inversora.

    B Somadora no-inversora.

    C Inversora.

    D Multiplicadora inversora.

    E Multiplicadora somadora.

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    23/26

    Para um transistor, se a corrente de emissor for de 6 mA e a corrente de coletor 5,75 mA, assinale a alternativa que indica,respectivamenste, os valores da corrente de base e de .

    A 250A e 23

    B 250A e 230

    C 11,75mA e 23

    D 11,75mA e 230

    E 0,25A e 23

    Um transistor tem de 150. Se a corrente de coletor vale 45 mA, assinale aalternativa que indica respectivamente as correntes deemissor e de base.

    A 345A e 300A

    B 45,3mA e 300A

    C 345A e 30mA

    D 45,3mA e 30mA

    E 45,3A e 300A

    Figura

    A 4 e 2,05

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    24/26

    B 20 e 20,5

    C 200 e 205

    D 5 e 10

    E 150 e 250

    figura

    A 0,5mA 3 2,333mA

    B 50mA e 233mA

    C 5mA e 0,233mA

    D 5mA e 233,3mA

    E 5mA e 23,3mA

    figura

    A 1mA

    B 100A

    C 10A

    D 1A

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    25/26

    E 0,1A

    1) Dado um circuito em polarizao por corrente de base constante com Vcc = 10V, = 200, Ic = 2mA, Vce = 5V e Vbe = 0,6V, assinalea alternativa que indica os valores aproximados de Rb e Rc

    A Rb = 940 e Rc = 2,5

    B Rb = 94 k e Rc = 25 k

    C Rb = 940 k e Rc = 2,5 k

    D Rb = 9400 e Rc = 25 k

    E Rb = 94 M e Rc = 25 k

    Dado um circuito em polarizao por realimentao de emissor, com Vcc = 6V, = 100, Ic = 2mA, Vce = 3V, Vre = 0,6 V eVbe =0,6V, assinale a alternativa que indica os valores aproximados de Rb, Rc e Re. Adote Ie = Ic no clculo de Re.

    A Rb = 2,4 M; Rc = 1,2 k e Re = 300

    B Rb = 2,4 k; Rc = 1,2 M e Re = 300

    C Rb = 24 M; Rc = 12 k e Re = 30

    D Rb = 24 k; Rc = 120 e Re = 30

    E Rb = 24 k; Rc = 12 k e Re = 3 k

  • 7/22/2019 SISTEMAS ANALOGICOS DIGITAIS

    26/26

    FiguraO circuito da figura foi testado em laboratrio. Assinale a alternativa que indica o valor de . Dados: V1 = -1,72V; V2 = -1,04V; V3 = -4,95V

    A = 15

    B = 150

    C = 1500

    D = 15000

    E = 150000

    Dado um circuito em polarizao por divisor de tenso na base, com Vcc = 9V, = 100, Ic = 2mA, Vce= 4,51V, Vbe = 0,75V, Vre =0,99V. Assinale a alternativa que indique os valores aproximados de Re, Rc, Rb1 e Rb2.

    A Re = 500; Rc = 1750; Rb1 = 33; Rb2 = 87.

    B Re = 50k; Rc = 17k; Rb1 = 33k; Rb2 = 8,7k.

    C Re = 500; Rc= 175; Rb1 = 33k; Rb2 = 87k.

    D Re = 50; Rc = 1750; Rb1 = 33; Rb2 = 8,7k.

    E Re = 500; Rc = 1750; Rb1 = 33k; Rb2 = 8,7k.